ID bài viết: 000092240 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 01/06/2023

Chương trình cơ sở thiết bị mới nhất có sẵn cho phiên Intel® Quartus® Mềm Prime Phiên bản Pro phiên bản 21.1 là gì?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Công cụ và Lập trình Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Bạn có thể tải xuống Chương trình cơ sở thiết bị Intel® Quartus® Prime Phiên bản Pro phiên bản 21.1 mới nhất từ các liên kết bên dưới.

    Các bản sửa lỗi cho các sự cố sau đây được bao gồm trong bản phát hành mới nhất (Bản phát hành mới nhất bao gồm tất cả các bản sửa lỗi trước đó và thay thế các bản phát hành chương trình cơ sở thiết bị cũ hơn):

    Thay đổi nhật ký:

    Phiên bản chương trình cơ sở 0.24fw

    • ID lỗi: 1508945787, 22012654574: CONF_DONE không thể tăng cao sau khi lập trình lại RBF với một khóa phù hợp.
    • ID lỗi: 1508942598, 22012565848, 22012765813, 22012742291: Không khởi động được Hình ảnh nhà máy sau khi tất cả các hình ảnh ứng dụng bị hỏng.
    • ID lỗi: 22012742782: Không thể ghi eFuse vật lý.
    • ID lỗi: 1508992408: Xóa cài đặt AS_CLK 133 MHz và 108 MHz không hợp lệ khỏi Phần mềm Intel Quartus Prime.

    Phiên bản chương trình cơ sở 0,43fw

    • Intel® Stratix® kiểm tra gián đoạn bitstream ASx4 Intel Agilex Intel Agilex FPGA 1 FPGA® 0 năm và không thể phục hồi do gián đoạn.
    • Intel Stratix 10 FPGA quản lý thiết bị bảo mật (SDM) bị treo, gây ra sự cố định cấu hình lại JTAG và PR.
    • Không thể tải hình ảnh có lỗi RSU với trình điều khiển 0xf0040074
    • Fcs_client thể giải mã sau chu kỳ điện năng

    Phiên bản chương trình cơ sở 0.52fw

    • lỗi cấu hình Intel Stratix 10 FPGA khi VCC VID = 900mv và Intel Stratix 10 lỗi cấu hình FPGA khi mã sửa lỗi HBM (ECC) bật
    • Phiên bản chương trình cơ sở 0,58fw
    • Lỗi cấu hình trong Chế độ trực tiếp khám phá tự động PMF

    Phiên bản chương trình cơ sở 0.59fw

    • Intel Stratix 10 FPGA lỗi cấu hình đầu tiên khi VCC VID=900mv
    • Intel Stratix lỗi cấu hình FPGA 10 khi bật HBM ECC
    • Intel Stratix 10 FPGA giữ không phù hợp trong quá trình tạo tệp cấu hình
    • ® Intel Agilex FPGA xung cao nSTATUS trong quá trình Avalon® cấu hình lại phát trực tiếp

    Phiên bản chương trình cơ sở 0,65fw

    • Lỗi nội bộ trong đó SMH của thiết kế phức tạp chứa bit quan trọng và không quan trọng trong mọi khu vực.
    • Lỗi nội bộ trong PGMIO do thay đổi thiết bị hiện có trên chuỗi JTAG với dòng thiết bị khác và sau đó bắt đầu lập trình thiết bị.
    • Intel Quartus lập trình viên hỗ trợ tải chương trình cơ sở cung cấp thông qua AVSTx8 sử dụng IP PFL-II.
    • Không đọc/ghi một số RAM nhất định trên một số Intel Agilex® SoC mới, gây ra lỗi khởi động HPS Linux. CÁC RAM HPS bị ảnh hưởng bao gồm bộ nhớ đệm L2, OCRAM, CCU, USB, CoreSight và EMAC.
    • Intel Stratix 10 không khởi động được sang FSBL sau khi khởi động lại ở Linux nếu hình ảnh Ứng dụng kết hợp từ Intel Quartus Prime Pro phiên bản 21.2 và được sử dụng sau này.
    • Lỗi sha không khớp và lỗi cấu hình AVSTx8 khi sử dụng bitstream được mã hóa.

    Phiên bản chương trình cơ sở 0.69fw

    • Sửa lỗi không thể phục hồi RSU sau khi sử dụng hình ảnh ứng dụng thiết bị không chính xác.
    • Sửa lỗi trong môi Intel Agilex® trong chế độ phân luồng 2x8, không có mặt refclk1 vì PCIe0 không thể được xác định sau khi khởi động lại.
    • Giải quyết lỗi Cấu hình lại một phần (PR) liên tục, trong đó SDM bị treo do điều kiện chạy đua giữa tác vụ cấu hình và hộp thư.
    • Sửa lỗi trong đó người dùng không thể đặt địa chỉ bắt đầu cho hình ảnh phân vùng trong PFG cho flash GD25LM512 QSPI.
    • Sửa lỗi mã hóa/giải mã theo chiều dài ngẫu nhiên; Sửa lỗi giải mã máy khách FCS trên chu kỳ nguồn.
    • Khắc phục lỗi chức năng M20K trong Khu vực Định cấu hình lại một phần sau khi cấu hình lại một phần trên Intel Agilex thiết®bị. M20K bị ảnh hưởng không được sử dụng trong thiết kế trước khi cấu hình lại một phần.
    • Sửa lỗi khi phân vùng khối được đổi kích thước nếu chúng chứa tệp nhị phân.

    Vui lòng xem các tài liệu sau:

    Độ phân giải

    Tải xuống Chương trình cơ sở thiết bị mới nhất từ các liên kết sau:

    Lưu ý:

    • Các bản vá phải được áp dụng cho Phiên Intel® Quartus® Prime Phiên bản Pro và Công cụ Intel® Quartus® Mềm Prime Phiên bản Pro.

    • Không bắt buộc phải biên dịch lại.

    • Tất cả các tệp lập trình nên được tạo lại.

      • Chạy lại quá trình tạo hoặc chuyển đổi tệp lập trình bằng Intel® Quartus® Prime Software Programming file Generator.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    Intel® Agilex™ FPGA và SoC FPGA
    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.