ID bài viết: 000087870 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 08/08/2023

Lỗi (20561): Không thể đặt IOPLL ở vị trí này <name> <location> vì IOPLL không thể sử dụng vị trí này bằng cách sử dụng bù đồng bộ bình thường hoặc nguồn</location></name>

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP FPGA Intel® IOPLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy lỗi này trong Phần mềm Intel® Quartus® Prime Pro Edition v21.3 trở về trước khi sử dụng IOPLL trong Ngân hàng 3C và 3D trong Intel Agilex® 7 thiết bị So FPGA C F-Series.

    Lỗi xảy ra do HPS chia sẻ GPIO ngân hàng (3C &; 3D) không hỗ trợ IOPLL trong chế độ bù đồng bộ nguồn và bình thường.

    Độ phân giải

    Nếu IOPLL cần hoạt động ở chế độ Bình thường hoặc Đồng bộ nguồn, hãy chọn một vị trí không liền kề với Ngân hàng HPS. Ngoài ra, chọn một chế độ bù IOPLL khác.

    Thông tin này sẽ được thêm vào bản phát hành trong tương lai của Hướng dẫn sử dụng PLL và Đồng hồ Intel Agilex® 7 FPGA.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Intel® Agilex™ FPGA và SoC FPGA

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.