ID bài viết: 000086999 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 18/11/2011

Không thể mô phỏng cho giao diện bộ nhớ ngoài UniPHY khi tạo VHDL cho thiết kế bằng cách sử dụng Bộ chia Nios II trên nền tảng UniPHY

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • Mô phỏng
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Đối với các thiết kế sử dụng bộ tuần tự dựa trên Nios II, mô phỏng có thể bị lỗi khi tạo đầu ra VHDL.

    Độ phân giải

    Giải pháp khắc phục sự cố này yêu cầu bạn sửa đổi theo cách thủ công các tập tin nhất định:

    1. Tìm ba tệp .vhd có tên tệp bắt đầu bằng một chuỗi tương tự như sau: dut_dut_e0_if0_p0_qsys_sequencer_cpu_inst_jtag_debug_module nơi tên mà bạn đã chỉ định cho dự án của mình.
    2. Mở mỗi trong ba tệp trong trình chỉnh sửa văn bản và thêm hai dòng sau đến đầu mỗi tệp:library altera_mf; use altera_mf.altera_mf_components.all;

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.