ID bài viết: 000085871 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 01/11/2017

Lỗi (129001): Cổng đầu vào CLK trên atom "ALTDDIO_OUT_component|auto_generated|ddio_outa[0]", là một twentynm_ddio_out nguyên thủy, không được kết nối và/hoặc cấu hình một cách hợp pháp

Môi Trường

  • Intel® Quartus® Prime Phiên bản Tiêu chuẩn
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy lỗi này khi biên dịch một thiết kế chứa sự khởi tạo của dòng thiết bị altddio_out hoặc altddio_in nguyên thủy altddio_in Intel® Arria® 10, Intel Cyclone® 10GX hoặc Intel Stratix® 10.

     

     

    Độ phân giải

    Lỗi này xảy ra do các altddio_outaltddio_in nguyên thủy không dành cho mục đích sử dụng với các họ thiết bị này.

    Sử dụng Lõi IP ALTERA GPIO thay vì các altddio_out và altddio_in nguyên thủy cho các họ thiết bị Intel® Arria® 10, Intel Cyclone® 10GX hoặc Intel Stratix® 10.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 3 sản phẩm

    FPGA Intel® Cyclone® 10 GX
    FPGA Intel® Arria® 10 và FPGA SoC
    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.