ID bài viết: 000085311 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 10/07/2015

Tại sao Lập trình viên Quartus II nhắc thông báo lỗi "Không thể nhận dạng ID silicon" khi lập trình một thiết bị flash nối tiếp EPCS/EPCQ với tệp .jic bằng cáp tải xuống USB-Blaster II?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Khi lập trình một thiết bị EPCS/EPCQ với tệp .jic bằng cáp tải xuống USB-Blaster II trong Lập trình Quartus® II, bạn có thể thấy thông báo lỗi này sau khi hình ảnh Serial Flash Loader (SFL) được tải thành công vào FPGA. Điều này có thể do một giới hạn với bo mạch không thể vận hành chuỗi JTAG ở tần số cao.

Độ phân giải

Kiểm tra cài đặt tần số TCK của cáp tải xuống USB-Blaster II. Theo mặc định, tần số của cáp tải xuống USB-Blaster II là 24MHz. Làm chậm TCK có thể khắc phục vấn đề này.

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

Thiết bị cấu hình FPGA Intel®
Thiết bị có thể lập trình Intel®

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.