ID bài viết: 000085128 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 17/08/2012

Có điều kiện nào mà bộ thu phát CMU PLL có thể không khóa được sau khi cấu hình lại CMU PLL trong các thiết bị Stratix IV GX/GT, HardCopy IV GX và Arria II GX/GZ?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có thể, bộ thu phát CMU PLL có thể không khóa được trên các thiết bị Stratix® IV GX/GT, HardCopy® IV GX và Arria® II GX/GZ sau cấu hình động CMU PLL trong trường hợp góc cụ thể sau.

  • Sử dụng các chân REFCLK không chuyên dụng để ép đồng hồ CMU PLL
    • Các chân REFCLK từ bên ngoài khối thu phát qua đường ITB
    • Cổng đầu ra xung giờ từ GPLLs trái/phải (tầng PLL)
    • Chân đầu vào CLK chuyên dụng thông qua mạng GCLK

  • Nối cứng cổng ALTGX_RECONFIG MegaWizard® reconfig_mode_sel thành giá trị cố định là 3'b100 (chế độ cấu hình lại CMU PLL).

Vấn đề này không được thấy trong mô phỏng.

Vấn đề này có trong tất cả các phiên bản phần mềm Quartus® II lên đến và bao gồm Quartus II 10.1.

Để khắc phục vấn đề này, bạn phải cài đặt phần mềm Quartus II phiên bản 10-1-SP1 và hồi sinh ALTGX_RECONFIG Megawizard của bạn.

Các sản phẩm liên quan

Bài viết này áp dụng cho 5 sản phẩm

Thiết bị ASIC HardCopy™ IV GX
FPGA Arria® II GZ
FPGA Arria® II GX
FPGA Stratix® IV GT
FPGA Stratix® IV GX

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.