ID bài viết: 000084658 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 02/06/2016

Tại sao thanh ghi IP cứng Arria 10 của thanh ghi Không gian cấu hình PCI Express bị mất khi bị đào tạo từ Thế hệ thứ 3?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Một sự kiện Surprise Link Down (SLD) có thể xảy ra với IP cứng Arria® 10 cho PCI Express® khi thay đổi tốc độ từ Gen3 sang Thế hệ 1 hoặc Gen3 sang Thế hệ thứ 2. Sự kiện này xảy ra khi lõi Arria IP cứng PCIe® 10 được định cấu hình chỉ ở chế độ Gen3.  Khi sự kiện SLD xảy ra, liên kết chuyển đến Trạng thái Phát hiện và tập hợp lại. Bus PCIe phải được liệt tự lại sau khi liên kết đạt đến L0. Tốc độ xuất hiện thấp.

    Độ phân giải Vấn đề này sẽ được giải quyết trong bản phát hành Quartus® Prime trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.