ID bài viết: 000084640 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 19/03/2014

Lỗi: System.DUT.config_tl/APPS.config_tl: Tín hiệu tl_cfg_sts có chiều rộng 73 trên DUT.config_tl, nhưng có chiều rộng 123 trên APPS.config_tl

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • IP cứng Arria® V cho IP FPGA Intel® PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Trong IP cứng Arria® V và Cyclone® V cho thiết kế tham chiếu PCI Express, nếu bạn đặt tham số 'Số hàm' thành giá trị lớn hơn một trong thành phần APPS (DMA của Altera), Qsys sẽ báo cáo các thông báo lỗi sau.

    Lỗi: System.DUT.config_tl/APPS.config_tl: Tín hiệu tl_cfg_sts có chiều rộng 73 trên DUT.config_tl, nhưng có chiều rộng 123 trên APPS.config_tl.
    Lỗi: System.DUT.config_tl/APPS.config_tl: Signal cpl_pending có width 3 trên DUT.config_tl, nhưng có width 8 trên APPS.config_tl.

    Độ phân giải

    Trong khi IP cứng Arria® V và Cyclone® V cho lõi PCI Express hỗ trợ đa chức năng, thành phần APPS có công cụ DMA không hỗ trợ đa chức năng.

    Sự cố này sẽ không được khắc phục.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 8 sản phẩm

    FPGA Arria® V GT
    FPGA Cyclone® V GX
    FPGA Arria® V GX
    FPGA SoC Arria® V SX
    FPGA SoC Arria® V ST
    FPGA Cyclone® V GT
    FPGA SoC Cyclone® V ST
    FPGA SoC Cyclone® V SX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.