Sự cố quan trọng
Đối với giao diện DDR2 và DDR3 nhắm Arria V hoặc Cyclone Thiết bị V có tham số Enable Hard External Memory Interface bật và Bật Đăng ký Cấu hình và Trạng thái Tham số giao diện đã bật, thiết kế của bạn có thể bị lỗi trong quá trình biên dịch gặp lỗi tương tự như sau:
Error: Can't route signal "dut:inst|dut_0002:dut_inst|dut_p0:p0|
dut_p0_acv_hard_memphy:umemphy|csr_afi_cal_success" to atom "dut:inst|dut_0002:dut_inst|dut_p0:p0|dut_p0_acv_hard_memphy:
umemphy|dut_p0_phy_csr:phy_csr_inst|csr_register_0004[24]".
Vấn đề này sẽ được khắc phục trong phiên bản tương lai của DDR2 và Bộ điều khiển DDR3 SDRAM với UniPHY.
Trong trình chỉnh sửa văn bản, mở tệp RTL submodules/_p0_acv_hard_memphy.v
Trong tập tin trên, thay đổi các dòng sau:
assign csr_afi_cal_success = afi_cal_success;�
assign csr_afi_cal_fail = afi_cal_fail;
Để
assign csr_afi_cal_success = io_intaficalsuccess;�
assign csr_afi_cal_fail = io_intaficalfail;