Sự cố quan trọng
Theo thông số kỹ thuật PCIe, khi RootPort gửi yêu cầu bộ nhớ trong trạng thái D quản lý nguồn, Điểm cuối phải hoàn thành một lần hoàn thành mà không có dữ liệu. Mặc dù IP cứng Intel® Arria® PCIe* 10 có thể nhận được việc hoàn thành mà không cần dữ liệu, nhưng cầu Avalon®-MM TXS luôn mong đợi hoàn thành với dữ liệu. Cầu Avalon-MM TXS sẽ giảm bất kỳ hoàn thành nào mà không có dữ liệu sau khi yêu cầu đọc bộ nhớ được gửi từ giao diện Avalon-MM TXS.
Khi ứng dụng người dùng sử dụng Giao diện Intel® Arria® 10 Avalon®-MM cho PCIe* ở chế độ Cổng gốc, điểm cuối được kết nối sẽ luôn nhận được sự hoàn thành với dữ liệu sau khi điểm cuối gửi yêu cầu đọc bộ nhớ.
Theo thông số kỹ thuật PCIe*, khi RootPort ở trong bất kỳ trạng thái D quản lý điện năng nào, nó sẽ gửi hoàn thành mà không có dữ liệu sau khi nhận được yêu cầu đọc bộ nhớ. giao Intel® Arria® 10 Avalon®-MM cho PCIe* ở chế độ Cổng gốc vi phạm quy tắc này.
Không có giải pháp khắc phục sự cố này. Ứng dụng và phần mềm người dùng nên nhận thức được giới hạn và đảm bảo rằng kịch bản này không xảy ra.
Khi sử dụng Giao diện Intel® Arria® 10 Avalon®-MM cho PCIe* ở chế độ Cổng gốc, hãy lưu ý rằng điểm cuối sẽ luôn nhận được sự hoàn thành với dữ liệu từ Giao diện Avalon®-MM Intel® Arria® 10 cho PCIe* ở chế độ Cổng gốc.
Vấn đề này sẽ không được khắc phục trong bản phát hành trong tương lai của Phần mềm Intel® Quartus® Prime phiên bản vì IP cứng Intel® Arria® 10 có hỗ trợ hạn chế cho trạng thái D quản lý năng lượng.