Bạn có thể thấy các vi phạm thời gian thiết lập trên các đường dẫn I/O sử dụng chân Bộ điều khiển Bộ nhớ cứng (HMC) làm chân I/O trên các thiết bị Cyclone® V trong phần mềm Quartus® II phiên bản 13.0 SP1. Tín hiệu I/O sử dụng chân HMC được định tuyến bằng cách sử dụng HMCPHY_RE yếu tố định tuyến có độ trễ định tuyến cao hơn đáng kể so với các chân khác. Độ trễ định tuyến này là một phần của các mô hình thời gian Cyclone V trong phần mềm Quartus II phiên bản 13.0 SP1 và không có trong các mô hình thời gian trước đó.
Tránh sử dụng chân HMC DQ làm chân đầu vào cho tín hiệu tốc độ cao.
Tránh sử dụng HMC DQ và các chân lệnh làm chân đầu ra cho tín hiệu tốc độ cao.
Bạn có thể tham khảo cột Ghim HMC của các tệp Cyclone thiết bị V pin-out để xác định các chân HMC của thiết bị được nhắm mục tiêu của bạn.