ID bài viết: 000082879 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 05/02/2015

Tại sao tôi thấy vi phạm thời gian thiết lập trên các đường dẫn I/O của tôi trong phần mềm Quartus II phiên bản 13.0 SP1?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy các vi phạm thời gian thiết lập trên các đường dẫn I/O sử dụng chân Bộ điều khiển Bộ nhớ cứng (HMC) làm chân I/O trên các thiết bị Cyclone® V trong phần mềm Quartus® II phiên bản 13.0 SP1. Tín hiệu I/O sử dụng chân HMC được định tuyến bằng cách sử dụng HMCPHY_RE yếu tố định tuyến có độ trễ định tuyến cao hơn đáng kể so với các chân khác. Độ trễ định tuyến này là một phần của các mô hình thời gian Cyclone V trong phần mềm Quartus II phiên bản 13.0 SP1 và không có trong các mô hình thời gian trước đó.

    Độ phân giải

    Tránh sử dụng chân HMC DQ làm chân đầu vào cho tín hiệu tốc độ cao.

    Tránh sử dụng HMC DQ và các chân lệnh làm chân đầu ra cho tín hiệu tốc độ cao.

    Bạn có thể tham khảo cột Ghim HMC của các tệp Cyclone thiết bị V pin-out để xác định các chân HMC của thiết bị được nhắm mục tiêu của bạn.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 6 sản phẩm

    FPGA Cyclone® V GT
    FPGA SoC Cyclone® V SE
    FPGA Cyclone® V GX
    FPGA Cyclone® V E
    FPGA SoC Cyclone® V ST
    FPGA SoC Cyclone® V SX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.