ID bài viết: 000082416 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 17/10/2012

Cảnh báo: Bỏ qua các bài tập cân bằng khối DSP xung đột sau hoặc cài đặt tham số siêu chức năng được thực hiện cho khối DSP slice với nút đầu ra khối DSP <nodename></nodename>

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do có vấn đề trong phần mềm Quartus® II, bạn có thể thấy cảnh báo này khi sử dụng một số siêu năng lực Altera® DSP hoặc lõi DSP Builder và nhắm mục tiêu đến các thiết bị Stratix® III hoặc Stratix IV. Các chức năng này luôn nhắm mục tiêu mạch nhân chuyên dụng theo mặc định và cân bằng khối DSP không thể phục hồi các chức năng này cho việc triển khai logic.

    Để giải quyết vấn đề này và triển khai lại thủ công một chức năng để sử dụng logic thay vì mạch nhân chuyên dụng, hãy thêm các bài tập sau cho mỗi phiên bản bạn muốn gán lại vào Tập tin cài đặt Quartus II của dự án của mình (.qsf):

    set_parameter -name dedicated_multiplier_circuitry NO -to
    set_parameter -name dsp_block_balancing "Logic Elements" –to

    Vấn đề này được lên lịch sẽ được khắc phục trong bản phát hành phần mềm Quartus II trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 4 sản phẩm

    FPGA Stratix® III
    FPGA Stratix® IV E
    FPGA Stratix® IV GT
    FPGA Stratix® IV GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.