ID bài viết: 000081772 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 24/11/2011

Thiết kế ECC và CSR không đạt thời gian

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Đối với các thiết kế được tạo ra với bộ điều khiển hiệu suất cao II (HPC II) phiên bản 11.0 hoặc sau này, và được định cấu hình với Cấu hình và Trạng thái Bật Đăng ký giao diện hoặc kích hoạt phát hiện và sửa lỗi Bật tùy chọn logic, ECC và CSR các yếu tố sẽ bị lỗi thời gian trong phần mềm Quartus II.

    Độ phân giải

    Giải pháp khắc phục sự cố này như sau:

    1. Tạo tệp SDC mới trong dự án của bạn.
    2. Thêm các dòng sau vào tệp SDC của bạn:set_multicycle_path -from [get_keepers {*csr_*}] -to [get_keepers {*}] -setup -end 2 set_multicycle_path -from [get_keepers {*csr_*}] -to [get_keepers {*}] -hold -end 2
    3. Thêm tệp SDC vào dự án của bạn bằng cách nhấp vào Thêm/Xóa Các tệp trong Project từ menu Project .

    Vấn đề này sẽ được khắc phục trong phiên bản tương lai của DDR2 và Bộ điều khiển DDR3 SDRAM với UniPHY.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.