Sự cố quan trọng
Nếu bạn sử dụng IP PCI express (Gen1 hoặc Gen2) với coreclk lớn hơn hơn hoặc bằng 250 MHz, bạn có thể thấy các lỗi thiết lập để truyền từ PCIE_HIP chuyển lõi với độ trễ mTco quá lớn.
Dữ liệu không chính xác được sử dụng trong phiên bản phần mềm Quartus II 11.1 và dữ liệu đã được sửa chữa trong SP1.