ID bài viết: 000081029 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 02/09/2012

Có vấn đề với hành vi DOFF_N chân trong SIÊU chức năng QDR II/ SRAM UniPHY không?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Có thể, có một vấn đề với hành vi DOFF_N chân của bạn, tín hiệu này được hiển thị ở mức cao trong suốt thời gian quartus® Phần mềm II 10.0SP1 và các phiên bản cũ hơn. Mặc dù điều này có thể có hiệu quả với Cypress QDRII SRAM và các thiết bị bộ nhớ khác, nó có thể không hoạt động với các thiết bị bộ nhớ Gigasemi QDR II SRAM vì chúng có trình tự khởi tạo khác nhau.

Để giải quyết vấn đề nếu bạn đang sử dụng thiết bị Gigasemi QDR II SRAM, vui lòng thay đổi RTL để giữ tín hiệu DOFF_N ở mức thấp trong khi khởi động và ngay lập tức sau khi đặt lại, sau đó khi bộ tuần tự đến trạng thái STATE_STABLE, tại thời điểm đó PLL trên FPGA bị khóa và đồng hồ đầu ra là ổ đĩa ổn định DOFF_N cao và chờ ít nhất 2048 chu kỳ DLL trên thiết bị bộ nhớ khóa.

Vấn đề này sẽ được khắc phục trong phiên bản phần mềm Quartus II trong tương lai.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

Thiết bị có thể lập trình Intel®

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.