Có thể, có một vấn đề với hành vi DOFF_N chân của bạn, tín hiệu này được hiển thị ở mức cao trong suốt thời gian quartus® Phần mềm II 10.0SP1 và các phiên bản cũ hơn. Mặc dù điều này có thể có hiệu quả với Cypress QDRII SRAM và các thiết bị bộ nhớ khác, nó có thể không hoạt động với các thiết bị bộ nhớ Gigasemi QDR II SRAM vì chúng có trình tự khởi tạo khác nhau.
Để giải quyết vấn đề nếu bạn đang sử dụng thiết bị Gigasemi QDR II SRAM, vui lòng thay đổi RTL để giữ tín hiệu DOFF_N ở mức thấp trong khi khởi động và ngay lập tức sau khi đặt lại, sau đó khi bộ tuần tự đến trạng thái STATE_STABLE, tại thời điểm đó PLL trên FPGA bị khóa và đồng hồ đầu ra là ổ đĩa ổn định DOFF_N cao và chờ ít nhất 2048 chu kỳ DLL trên thiết bị bộ nhớ khóa.
Vấn đề này sẽ được khắc phục trong phiên bản phần mềm Quartus II trong tương lai.