ID bài viết: 000080946 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 04/08/2020

Lỗi (10228): Lỗi Verilog HDL tại try_intel_generic_serial_flash_interface_top_1_qspi_inf_inst.sv(879): mô-đun "adapter_8_1" không thể khai báo nhiều lần.

Môi Trường

  • Intel® Quartus® Prime Phiên bản Tiêu chuẩn
  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong phiên bản Intel® Quartus® Prime Pro phiên bản 20.2 trở lên & Intel® Quartus® Prime phiên bản Tiêu chuẩn 20.1 trở lên, bạn có thể thấy lỗi tổng hợp sau đây nếu có 2 phiên bản Giao diện Flash nối tiếp chung Intel® FPGA IP.

    Lỗi (10228): Lỗi Verilog HDL tại try_intel_generic_serial_flash_interface_top_1_qspi_inf_inst.sv(879): mô-đun "adapter_8_1" không thể khai báo nhiều lần.

    Độ phân giải

    Để giải quyết vấn đề này, hãy tạo một thành phần tùy chỉnh trong trình thiết kế nền tảng dựa trên các tệp HDL do IP tạo ra. Sửa đổi tên của các mô-đun có xung đột đặt tên, chẳng hạn như mô-đun "adapter_8_1".

    Sự cố này đã được khắc phục bắt đầu với phiên bản phần mềm Intel® Quartus® Prime Pro phiên bản 20.3 và Intel® Quartus® Prime phiên bản phần mềm Tiêu chuẩn phiên bản 21.1.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 9 sản phẩm

    FPGA Cyclone® IV
    CPLD và FPGA Intel® MAX®
    FPGA Stratix® V
    FPGA Cyclone® V và FPGA SoC
    FPGA Intel® Arria® 10 và FPGA SoC
    FPGA Intel® Cyclone® 10 LP
    FPGA Arria® V và FPGA SoC
    FPGA Stratix® IV
    FPGA Arria® II

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.