ID bài viết: 000079378 Loại nội dung: Thông tin sản phẩm & Tài liệu Lần duyệt cuối: 11/09/2012

Số chuỗi độ trễ và thông số kỹ thuật Dịch chuyển pha có sẵn liên quan đến bảng thông số kỹ thuật dải tần DLL trong bảng dữ liệu thiết bị như thế nào?

Môi Trường

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Đối với mỗi "Chế độ tần số" được liệt kê trong bảng thông số kỹ thuật dải tần DLL trong bảng dữ liệu thiết bị, một số "Số chuỗi độ trễ" nhất định có sẵn trong DLL thiết bị. Chia 360 độ cho "Số chuỗi độ trễ" có sẵn ở mỗi chế độ tần số sẽ cung cấp "Available Phase Shift" cho chế độ tần số đó.

Ví dụ như trong Stratix® IV, khi "Chế độ tần số" là 0, "Số chuỗi độ trễ" tương ứng là 16. Việc chia 360 cho 16 sẽ cung cấp "Available Phase Shift" cơ bản là 22,5 độ.  Để biết các giá trị Phase Shift khả dụng cho thiết bị bạn đang nhắm mục tiêu, hãy tham khảo sổ tay tương ứng của thiết bị.


Các sản phẩm liên quan

Bài viết này áp dụng cho 8 sản phẩm

Thiết bị ASIC HardCopy™ III
Thiết bị ASIC HardCopy™ IV GX
Thiết bị ASIC HardCopy™ IV E
FPGA Stratix® IV E
FPGA Arria® II GZ
FPGA Stratix® IV GX
FPGA Stratix® IV GT
FPGA Stratix® III

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.