ID bài viết: 000078839 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 05/08/2015

Cảnh báo: <fpll instance="" name="">.xcvr_fpll_a10_0: Giá trị của thông cmu_fpll_pll_n_counter_coarse_dly không thể tự động giải quyết. Phạm vi giá trị hợp lệ là: {0 ps} {200 ps} {400 ps} {600 ps} {800 ps} {1,0 ns}.</fpll>

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong phần mềm Quartus® II phiên bản 14.0 Arria® phiên bản 10 trở lên, bạn có thể quan sát các cảnh báo sau trong Trình chỉnh sửa tham số IP khi khởi tạo Arria 10 fPLL:

    Cảnh báo: .xcvr_fpll_a10_0: Giá trị của thông cmu_fpll_pll_n_counter_coarse_dly không thể tự động giải quyết. Phạm vi giá trị hợp lệ là: {0 ps} {200 ps} {400 ps} {600 ps} {800 ps} {1,0 ns}.

    Cảnh báo: .xcvr_fpll_a10_0: Giá trị của thông cmu_fpll_pll_n_counter_fine_dly không thể tự động giải quyết. Phạm vi giá trị hợp lệ là: {0 ps} {50 ps} {100 ps} {150 ps}.

    Cảnh báo: .xcvr_fpll_a10_0: Giá trị của thông cmu_fpll_pll_ref_buf_dly không thể tự động giải quyết. Phạm vi giá trị hợp lệ là: {0 ps} {1.0 ns} {2.0 ns} {3.0 ns} {4.0 ns} {5.0 ns}.

    Độ phân giải Đây là một lỗi đã biết trong phần mềm Quartus II phiên bản 14.0 Arria phiên bản 10 trở lên. Bạn có thể bỏ qua những cảnh báo sai này. Vấn đề này sẽ được khắc phục trong phiên bản phần mềm Quartus II trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 3 sản phẩm

    FPGA Arria®
    FPGA Intel® Arria® 10 GX
    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.