ID bài viết: 000078614 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 12/12/2012

: không có vị trí hợp lệ trong khu vực

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Nếu bạn đặt một ALTLVDS_RX năng tuyệt vời hoặc một siêu năng ALTLVDS_TX mềm ở cạnh trái hoặc cạnh phải của thiết bị Cyclone V, biên dịch có thể xảy ra lỗi tương tự như sau:

    Error (175020): Illegal constraint of pin to the region (89, 4) to (89, 16): no valid locations in region

    Lỗi này xảy ra vì, theo mặc định, PLL trong ALTLVDS megafunction được lập tức trong chế độ LVDS hoàn chỉnh. LVDS tính cấu hình chế độ không được hỗ trợ ở các cạnh bên trái hoặc bên phải của Cyclone V.

    Độ phân giải

    Để ngăn ngừa lỗi, hãy thực hiện một trong các thao tác sau:

    • Nếu bạn muốn tạo ra một công ALTLVDS_RX năng tuyệt đối hoặc một ALTLVDS_TX năng tuyệt đối với Tính năng Sử dụng PLL ngoài đã tắt:
    • để có ALTLVDS_RX năng cao cấp, hãy thêm Quartus sau Chuyển nhượng II cho tệp cài đặt Quartus dự án của bạn (.qsf):

    set_instance_assignment -name PLL_COMPENSATION_MODE DIRECT -to |ALTLVDS_RX_component|auto_generated|pll_sclk

    để có ALTLVDS_TX năng tuyệt đối, hãy thêm Quartus sau Chuyển nhượng II cho dự án của bạn .qsf:

    set_instance_assignment -name PLL_COMPENSATION_MODE DIRECT -to |ALTLVDS_TX_component|auto_generated|pll_fclk
    • Nếu bạn muốn tạo ra một siêu ALTLVDS_RX năng tuyệt ALTLVDS_TX mềm khi bật PLL ngoài , hãy đảm bảo rằng, khi bạn định cấu hình Altera_PLL siêu chức năng, bạn đặt Hoạt động của nó Chế độ định hướng.

    Lưu ý: Sau khi bạn thực hiện một trong các cách giải quyết trên, trong biên dịch phần mềm Quartus II có thể tạo ra một cảnh báo tương tự đến các mục sau:

    Critical Warning (11141): PLL "my_pll:my_pll_inst|my_pll_0002:my_pll_inst|altera_pll:altera_pll_i|general[0].gpll~FRACTIONAL_PLL" drives a non-DPA LVDS interface, but the PLL is not in LVDS compensation mode.

    Bạn có thể bỏ qua cảnh báo này một cách an toàn nếu:

    • bạn đặt siêu chức năng ALTLVDS ở bên trái cạnh hoặc cạnh phải của thiết bị Cyclone V VÀ
    • Chế độ hoạt động của PLL được đặt thành trực tiếp.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.