ID bài viết: 000077293 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 24/11/2011

Lỗi DDR3 ODT trong mô phỏng với Denali cho Bộ điều khiển DDR2 và DDR3 SDRAM với Bộ điều khiển UniPHY và DDR3 SDRAM với IP ALTMEMPHY

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Đối với giao diện bộ nhớ được tạo với phiên bản 11.0 hoặc mới hơn của hiệu năng cao bộ điều khiển II (HPC II), lỗi ODT DDR3 có thể xảy ra trong mô phỏng với Denali.

    Độ phân giải

    Có hai giải pháp có thể giải quyết cho vấn đề này:Tùy chọn 1: Mở và alt_mem_ddrx_controller_st_top.v file thêm 1 (clk) vào kết quả được sử dụng để dẫn xuất và localparams CFG_EXTRA_CTL_CLK_RD_TO_WR_DIFF_CHIP CFG_EXTRA_CTL_CLK_WR_TO_RD_DIFF_CHIP. Tùy chọn 2: Mở tệp được tạo và _alt_mem_ddrx_controller_top.v thay đổi giá localparam CFG_READ_ODT_CHIP trị thành ‘h0 .

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.