ID bài viết: 000077155 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/01/2015

Tại sao bộ nhớ M20K hiển thị không chính xác trạng thái lỗi trên cổng eccstatus khi dữ liệu nội dung ban đầu được đọc ra?

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong phần mềm Quartus® II phiên bản 14.0 trở lên, bộ nhớ M20K có thể hiển thị không chính xác trạng thái lỗi trên cổng eccstatus khi M20K được sử dụng làm RAM 2 cổng với hai tùy chọn sau và dữ liệu nội dung ban đầu được đọc trong Stratix® V FPGAs.

    • Bật mã sửa lỗi (ECC) để kiểm tra và sửa lỗi bit đơn, tăng gấp đôi lỗi bit liền kề và phát hiện ba lỗi bit liền kề trong tab Clks/Rd,Byte En
    • Có thể, hãy sử dụng tệp này cho dữ liệu nội dung bộ nhớ trong tab Mem Init

    Lỗi chỉ được hiển thị khi dữ liệu nội dung ban đầu được đọc. Sau khi dữ liệu nội dung ban đầu bị ép xung với dữ liệu mới bằng thao tác ghi, cổng eccstatus sẽ xuất ra trạng thái chính xác cho dữ liệu mới.

    Độ phân giải

    Để giải quyết vấn đề này, hãy sử dụng 512 từ chiều sâu bộ nhớ bất kể chiều sâu bộ nhớ mục tiêu của bạn. Lưu ý rằng nếu độ sâu bộ nhớ mục tiêu của bạn nhỏ hơn 512 từ, bạn cần kết nối các đầu vào MSB bổ sung của địa chỉ ghi và đọc với logic giả để tránh chúng được tổng hợp đi.

    Để khắc phục vấn đề này, hãy tải xuống và cài đặt Bản vá 4.50 cho phần mềm Quartus® II phiên bản 13.1.4 từ các liên kết sau.

    Vấn đề này đã được khắc phục bắt đầu với phần mềm Quartus II phiên bản 14.1.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Stratix® V

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.