ID bài viết: 000076653 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 19/12/2014

Mô phỏng DDR3 VHDL trong Tối đa 10 Thất bại với Aldec Riviera-PRO

Môi Trường

  • Phiên bản đăng ký Intel®Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Sự cố này ảnh hưởng đến giao diện DDR3 trên MAX thiết bị 10.

    Đối với giao diện DDR3 trên MAX 10, mô phỏng VHDL với trình mô phỏng Aldec Riviera-PRO có thể bị lỗi.

    Độ phân giải

    Cách khắc phục sự cố này là sử dụng trình mô phỏng khác hơn Aldec Riviera-PRO, để mô phỏng giao diện DDR3 trên MAX 10 thiết bị.

    Vấn đề này sẽ được khắc phục trong một phiên bản trong tương lai.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® MAX® 10

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.