ID bài viết: 000076486 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 23/10/2020

Khi sử dụng IP cứng Intel® Arria® 10 PCIe ở chế độ CvP hoặc Tự động, PLLs hoặc bộ thu phát có thể được gọi lại ở chế độ người dùng nếu đồng hồ tham chiếu không ổn định trong quá trình khởi động nguồn.

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP cứng Intel® Arria® 10 Cyclone® 10 cho PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Khi sử dụng IP cứng Intel® Arria® 10 PCIe ở chế độ CvP hoặc Tự động, yêu cầu đồng hồ tham chiếu PCIe ổn định từ nguồn lên hoặc ổn định từ thời điểm nó được kích hoạt trước khi phát hành nPERST #.

    Đồng hồ tham chiếu PCIe không được không ổn định trong vòng lặp khóa pha PCIe Hard IP (PLL) hoặc pha hiệu chỉnh bộ thu phát.
     

    Độ phân giải

    Không thể tăng hiệu chỉnh lại chế độ người dùng của bộ thu phát nếu điều này xảy ra.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 5 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC
    FPGA Intel® Arria® 10 GX
    FPGA Intel® Arria® 10 GT
    FPGA SoC Intel® Arria® 10 SX
    FPGA Intel® Cyclone® 10 GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.