ID bài viết: 000075536 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 14/08/2018

Tại sao IP cứng Intel® Arria® 10 PCIe* coi TLP vô hiệu (bao gồm TLP đã đăng và TLP không được đăng) là lỗi có thể sửa lỗi và thiết lập thanh ghi lỗi có thể sửa được?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP cứng Intel® Arria® 10 Cyclone® 10 cho PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Theo thông số kỹ thuật PCIe*, khi một lớp vật lý PCIe* nhận được TLP vô hiệu (bao gồm cả TLP được đăng và không được đăng), nó nên loại bỏ các TLP vô hiệu và miễn phí bất kỳ bộ lưu trữ nào được phân bổ cho các TLP này. Do vấn đề với IP cứng Intel® Arria® 10 PCIe*, khi nhận được các TLP vô hiệu hóa, nó coi chúng là lỗi có thể sửa chữa và thiết lập đăng ký lỗi có thể sửa được.

    Độ phân giải

    Không có giải pháp khắc phục sự cố này. Ứng dụng người dùng nên nhận thức được giới hạn và chăm sóc các tình huống này. Nếu IP cứng Intel® Arria® PCIe* 10 báo cáo lỗi sửa chữa, ứng dụng người dùng có thể bỏ qua các lỗi này nếu chúng là do các gói tin vô hiệu hóa. Các gói tin vô hiệu thường chỉ được sử dụng trong các ứng dụng PCIe* Switch.

    Vấn đề này sẽ không được khắc phục trong bản phát hành trong tương lai của phần mềm Intel® Quartus® Prime.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 5 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC
    FPGA Intel® Arria® 10 GX
    FPGA Intel® Arria® 10 GT
    FPGA SoC Intel® Arria® 10 SX
    FPGA Intel® Cyclone® 10 GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.