ID bài viết: 000074480 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 19/01/2015

Tại sao độ rộng dữ liệu cổng chính của bộ điều khiển DMA hẹp hơn mong đợi?

Môi Trường

  • DMA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Chiều rộng dữ liệu cổng chính của bộ điều khiển DMA có thể hẹp hơn dự kiến nếu linh kiện chưa nhận được thông tin chính xác về chiều rộng của những người nô lệ được gắn vào Qsys.

    Cổng chính bộ điều khiển DMA (read_master và write_master) có kích thước động để phù hợp với nô lệ rộng nhất được gắn vào chính.  Nếu cổng chính được kết nối với một cầu được xuất, thông tin trên băng thông dữ liệu không được truyền sang bộ điều khiển DMA một cách chính xác.

    Độ phân giải

    Trong các tình huống mà độ rộng dữ liệu chưa được truyền sang thành phần bộ điều khiển DMA một cách chính xác, độ rộng dữ liệu có thể bị vượt quá bằng cách tạo một thành phần đặt độ rộng dữ liệu chính xác cho Qsys, nhưng không ảnh hưởng đến chức năng của mã.

    Một ví dụ về cầu nối có thể được sử dụng để đặt độ rộng dữ liệu cổng chính DMA thành 128 bit và độ rộng địa chỉ thành 20 bit có thể được tải xuống bằng các liên kết này:

    Bạn có thể sử dụng ví dụ này làm cơ sở để tạo ra một thành phần khác đặt độ rộng dữ liệu và độ rộng địa chỉ thành giá trị mà bạn chọn.

    Vấn đề này được lên lịch sẽ được khắc phục trong bản phát hành phần mềm Quartus® II trong tương lai

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Thiết bị có thể lập trình Intel®

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.