Sự cố quan trọng
Vấn đề này ảnh hưởng đến các sản phẩm DDR3.
Bộ điều khiển bộ nhớ HPC II có thể không thể hoạt động liền mạch giao dịch đọc hoặc ghi tuần tự trở lại theo tỷ lệ quý Thiết kế.
Giải pháp khắc phục sự cố này là sửa đổi tệp alt_mem_ddrx_controller.v như mô tả dưới đây.
Mở tệp alt_mem_ddrx_controller.v trong trình soạn thảo và xác định vị trí các dòng sau:
localparam CFG_MAX_PENDING_RD_CMD = 16; localparam CFG_MAX_PENDING_WR_CMD = 8;
Trong các dòng trên, thay đổi 16 thành 32 và thay đổi 8 thành 16.
Vấn đề này sẽ được khắc phục trong bản phát hành trong tương lai.