Ethernet
Giao thức giao diện cho phép kết nối chip-to-chip, bo mạch với bo mạch hoặc hộp-to-box trong các thiết kế hệ thống. Các giải pháp sở hữu trí tuệ (IP) giao thức từ Intel và các đối tác của chúng tôi đáp ứng nhu cầu của một loạt các ứng dụng và tận dụng các bộ thu phát tích hợp trong các thiết bị FPGA ASIC và máy tính của chúng tôi. Các giải pháp giao thức giao diện được cung cấp dưới dạng các lõi IP có thể tin cậy và thiết kế tham chiếu cũng như các ví dụ thiết kế và siêu chức năng không tốn phí.
Truy cập phần Giao thức Bộ thu phát để tìm hiểu thêm về các bộ thu phát tích hợp và các giải pháp giao diện hỗ trợ của chúng.
Ví dụ thiết kế |
Thiết bị được nhắm mục tiêu |
Bộ công cụ phát triển được hỗ trợ |
Tuân thủ Qsys |
Phiên bản Quartus II |
---|---|---|---|---|
Giao diện RGMII hạn chế của Ethernet Tốc độ gấp ba với Tính năng Độ trễ PHY ngoài |
Cyclone® II, Cyclone III, Cyclone III LS, Cyclone IV GX, Stratix® II, Stratix II GX, Stratix III, Stratix IV, Arria® GX, Arria® II GX |
Stratix Bộ phát triển FPGA xử lý FPGA IV GX, Arria ii GX và Bộ phát triển FPGA mềm |
- |
10.1 |
Stratix IV GX |
Bộ phát triển FPGA Stratix IV GX |
✓ |
12.1 |
|
Cyclone III , Stratix IV GX |
Bộ đánh giá nhúng Nios II (NEEK), phiên bản Cyclone III, Bộ phát triển hệ thống nhúng, phiên bản Cyclone III, Bộ phát triển Stratix IV GX FPGA, Bộ phát triển FPGA CV GT |
✓ |
12.0 |
|
Cyclone III |
Bộ phát triển hệ thống nhúng, Cyclone phiên bản III, Stratix IV GX FPGA phát triển |
- |
13.1 |
|
Cyclone III |
Bộ đánh giá nhúng Nios II (NEEK), Cyclone III của bạn |
- |
10.1 |
|
TSE: Triển khai trình tự đặt lại trong TSE bằng cách sử dụng ALTGX làm bộ thu phát |
Stratix IV GX |
- |
- |
9.1 SP1 |
TSE: Triển khai trình tự đặt lại trong TSE bằng ALTLVDS làm bộ thu phát |
Stratix IV GX |
- |
- |
9.1 SP1 |
Stratix IV GX , Arria II GX |
- |
- |
9.1 SP1 |