Trung tâm tài nguyên lõi IP RapidIO
Hỗ trợ và tài nguyên cho hai chức năng Serial RapidIO chức năng RapidIO MegaCore và chức năng RapidIO II MegaCore. Khám phá hướng dẫn sử dụng, ghi chú, liên kết liên quan và hơn thế nữa.
Chức năng MegaCore RapidIO
- Chức năng MegaCore RapidIO II tuân thủ Bản sửa đổi đặc điểm kỹ thuật RapidIO 2.2.
- Phân tách lớp vật lý, vận chuyển và logic (kiến trúc mô-đun)
- Chuỗi IDLE2 - biểu tượng điều khiển dài
- Tốc độ làn 1,25, 2,5, 3,125, 5,0 và 6,25 Gbaud với độ rộng liên kết gấp 1, 2 và 4 lần
- Chức năng MegaCore RapidIO tuân thủ các bản sửa đổi đặc điểm kỹ thuật RapidIO 1.3 / 2.1
- Phân tách lớp vật lý, vận chuyển và logic (kiến trúc mô-đun)
- Chuỗi IDLE1 - biểu tượng điều khiển ngắn
- Tốc độ làn 1,25, 2,5, 3,125 và 5,0 Gbaud với độ rộng liên kết gấp 1 và 4 lần
Để biết chi tiết hỗ trợ thiết bị, chẳng hạn như tốc độ làn, độ rộng liên kết và cấp tốc độ, hãy tham khảo hướng dẫn sử dụng chức năng RapidIO MegaCore.
Các giải pháp, bao gồm lõi IP RapidIO có thể định cấu hình và bo mạch phát triển, cho phép bạn tập trung vào các chức năng cốt lõi của thiết kế hệ thống bằng cách cung cấp:
- Triển khai giao thức đơn giản và nhanh chóng
- Giảm rủi ro thiết kế
- Rút ngắn thời gian phát triển
- Trình thiết kế nền tảng để kết nối hệ thống
Thiết kế tham khảo
- Thiết kế tham chiếu SRIO sang TI 6482 DSP
- Thiết kế tham chiếu SRIO sang TI 6488 DSP
- Thiết kế tham chiếu cấu hình lại tốc độ dữ liệu động RapidIO cho các thiết bị Stratix IV GX
- Ví dụ thiết kế: Máy chủ bảo trì đến cầu nối tác nhân bảo trì hệ thống
- Ví dụ thiết kế: Triển khai tùy chỉnh bằng giao diện truyền qua Avalon®-ST
Cơ sở dữ liệu tri thức
Cơ sở dữ liệu kiến thức cung cấp các giải pháp hỗ trợ, câu trả lời cho các câu hỏi thường gặp và thông tin về các vấn đề đã biết liên quan đến RapidIO.
Xem các giải pháp thường gặp:
- SRIO MegaCore có cung cấp bất kỳ nền tảng nào để triển khai một số chức năng lớp logic tùy chỉnh hoặc mô-đun NREAD/NWRITE tùy chỉnh của riêng tôi không?
- Tại sao thứ tự của các gói liên kết SRIO khác với thứ tự trong lớp ứng dụng?
- RapidIO có khả năng phục hồi sau khi kéo cáp và thiết lập lại liên kết SRIO không?
- Tôi có thể kết nối giao diện Tác nhân bảo trì hệ thống trong thiết kế SRIO của mình với nối đất nếu tôi không sử dụng giao diện này để giảm mức tiêu thụ phần tử logic tổng thể (LE) không?
- Tín hiệu waitrequest của cổng I/O Agent Avalon-MM phản hồi như thế nào khi ghi liên tục?
Bộ công cụ phát triển
Các bộ công cụ phát triển sau đây có sẵn cho chức năng MegaCore RapidIO:
- Intel® Arria® Bộ phát triển toàn vẹn tín hiệu bộ thu phát 10 GX
- Bộ phát triển FPGA Intel® Arria® 10 GX
- Bộ phát triển FPGA 10 GX Intel® Stratix®
- Bộ phát triển DSP Stratix® V
- Bộ phát triển toàn vẹn tín hiệu bộ thu phát Stratix® V GT
- Bộ phát triển toàn vẹn tín hiệu bộ thu phát Stratix® V GX
- Bộ phát triển FPGA Stratix® V GX
Đường liên kết có liên quan
Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.