Trung tâm tài nguyên gỡ lỗi trên chip
Khi FPGAs tăng hiệu suất, kích thước và độ phức tạp, quá trình xác minh có thể trở thành một phần quan trọng của chu kỳ FPGA thiết kế. Để giảm bớt sự phức tạp của quy trình xác minh, Intel® FPGA cấp danh mục công cụ gỡ lỗi trên chip. Các công cụ gỡ lỗi trên chip cho phép thu thập thời gian thực các nút nội bộ trong thiết kế của bạn để giúp bạn xác minh thiết kế của mình một cách nhanh chóng mà không cần sử dụng thiết bị bên ngoài.
Để biết tổng quan ngắn gọn về danh mục công cụ gỡ lỗi trên chip và công cụ lập kế hoạch chip, hãy tham khảo phần SignalTap* II Embedded Logic Analyzer trên các trang sản phẩm Xác minh và Cấp bo mạch.
Để tìm kiếm các vấn đề gỡ lỗi trên chip đã biết và các giải pháp hỗ trợ kỹ thuật, hãy sử dụng cơ Intel® FPGA liệu kiến thức. Bạn cũng có thể truy cập Cộng đồng Intel để kết nối và thảo luận về các vấn đề kỹ thuật với người dùng Intel® FPGA khác.
Để biết thêm hỗ trợ kỹ thuật, hãy sử dụng mySupport để tạo, xem và cập nhật các yêu cầu dịch vụ.
Tài nguyên gỡ lỗi trên chip
Bảng 1 cung cấp liên kết đến tài liệu có sẵn về các công cụ gỡ lỗi trên chip.
Bảng 1. Tài liệu tham khảo gỡ lỗi trên chip
Tài nguyên |
Mô tả |
---|---|
Chương này của Sổ tay Phần mềm Intel® Quartus® Phát triển Phần mềm Prime mô tả tính năng SignalProbe. Tính năng này giúp xác minh thiết kế hiệu quả hơn bằng cách nhanh chóng định tuyến tín hiệu nội bộ đến các chân I/O mà không ảnh hưởng đến thiết kế. |
|
Gỡ lỗi thiết kế bằng Trình phân tích Logic Nhúng SignalTap II (PDF) |
Chương này của Sổ tay Phần mềm phát triển phần mềm Intel® Quartus® Prime cung cấp mô tả quy trình xác minh bằng cách sử dụng bộ phân tích logic nhúng SignalTap II. Bộ phân tích logic nhúng SignalTap II gỡ lỗi một thiết kế FPGA bằng cách thăm dò tín hiệu nội bộ trong thiết kế trong khi thiết kế đang chạy ở tốc độ đầy đủ. |
Chương này của Sổ tay Phần mềm Phát triển Phần mềm Intel® Quartus® Prime cung cấp thông tin về tính năng giao diện bộ phân tích logic. Tính năng này kết nối một bộ tín hiệu thiết bị nội bộ lớn với một số lượng nhỏ chân đầu ra cho mục đích gỡ lỗi và cho phép bạn tận dụng các tính năng nâng cao trong bộ phân tích logic bên ngoài của mình. |
|
Chương này của Sổ tay Phần mềm Intel® Quartus® Phát triển Phần mềm Prime này mô tả trình biên tập nội dung bộ nhớ trong hệ thống. Tính năng này cung cấp quyền truy cập đọc và ghi vào bộ nhớ FPGA hệ thống và hằng số thông qua giao diện JTAG. |
|
Chương này của Sổ tay Phần mềm Intel® Quartus® Phát triển Phần mềm Prime này mô tả các nguồn và tính năng đầu dò trong hệ thống. Tính năng này thiết lập các chuỗi đăng ký tùy chỉnh để điều khiển hoặc lấy mẫu bất kỳ nút logic nào trong thiết kế của bạn, cung cấp một cách dễ dàng để nhập therneti ảo đơn giản và nắm bắt giá trị hiện tại của các nút cụ. |
|
Gỡ lỗi liên kết bộ thu phát bằng cách sử dụng phần mềm Intel® Quartus® Prime (PDF) |
Chương này trong sổ tay Phần mềm Intel® Quartus® Prime mô tả cách sử dụng bộ công cụ thu phát mới được giới thiệu trong phần mềm phần mềm Intel® Quartus® Prime v10.0 để xác minh các liên kết tốc độ cao của các thiết bị thu phát Intel® FPGA trong hệ thống của bạn. Intel® FPGA còn cung cấp các ví dụ thiết kế trong chương này để giúp bạn bắt đầu với bộ công cụ thu phát. |
Hướng dẫn tham khảo này mô tả siêu chức năng JTAG ảo, còn được gọi là khả năng sld_virtual_jtag năng tuyệt đối. Tính năng sld_virtual_jtag lớn giúp bạn dễ dàng sử dụng cổng JTAG như một giao diện truyền thông đơn giản, cho phép bạn phát triển các giải pháp gỡ lỗi tùy chỉnh. |
|
AN 323: Sử dụng Bộ phân tích Logic Nhúng SignalTap II trong Hệ thống Dựng SOPC (PDF) |
Ghi chú ứng dụng này mô tả cách sử dụng bộ phân tích logic SignalTap II để giám sát tín hiệu nằm bên trong mô-đun hệ thống do SOPC Builder tạo ra. Thiết kế tệp tin cho AN 323: Sử dụng Trình phân tích Logic Nhúng SignalTap II trong Hệ thống Dựng SOPC. |
AN 446: Gỡ lỗi hệ Nios® II với Trình phân tích Logic SignalTap II (PDF) |
Ghi chú ứng dụng này kiểm tra việc sử dụng trình cắm Nios II trong trình phân tích logic SignalTap II và trình bày các khả năng, tùy chọn cấu hình và các chế độ sử dụng cho trình cắm. |
Sổ tay dành cho nhà phát triển phần mềm Nios® II mềm | Nios® II sử bản sổ tay của nhà phát triển phần mềm. |
Bảng 2 cung cấp liên kết đến các khóa đào tạo và trình diễn có sẵn trên các công cụ gỡ lỗi trên chip.
Bảng 2. Đào tạo và trình diễn gỡ lỗi trên chip
Tài nguyên |
Mô tả |
---|---|
Bộ phân tích Logic Nhúng SignalTap II |
Khóa đào tạo trực tuyến này cung cấp một hướng dẫn chuyên sâu về việc sử dụng trình phân tích logic SignalTap II. |
Tìm hiểu cách xác minh các liên kết bộ thu phát tốc độ cao trên bo mạch của bạn bằng bộ công cụ thu phát (được giới thiệu trong Intel® Quartus® Prime Software v10.0) với khóa đào tạo trực tuyến này. Đây là khóa học trực tuyến 40 phút. |
|
Gỡ lỗi & Giao tiếp với một trình điều FPGA sử dụng Siêu chức năng JTAG Ảo |
Khóa đào tạo này là phần giới thiệu về cách sử dụng siêu chức năng JTAG ảo. |
Công cụ Intel® Quartus® lỗi và phân tích phần mềm Prime của Phần mềm The Intel® Quartus® Prime |
Tìm hiểu các tính năng nâng cao (bao gồm việc sử dụng các công cụ gỡ lỗi trên chip) của phần mềm Intel® Quartus® Prime Cho phép bạn xác minh thiết kế của mình. |
Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.