Trang này chứa các tệp tải xuống, yêu cầu hệ thống và thông tin hỗ trợ cho Khả năng tương tác Nối tiếp RapidIO (SRIO) với Thiết kế Tham chiếu TI DSP 6488.
Bảng 1. Khả năng liên tác RapidIO MegaCore nối tiếp với Thiết kế Tham khảo TI 6488
Tải về |
Yêu cầu phần cứng |
---|---|
Bộ phát triển FPGA Stratix® IV GX |
|
Bộ phát triển FPGA Arria® II GX |
Yêu cầu hệ thống
Các yêu cầu của hệ thống để sử dụng thiết kế tham khảo này bao gồm:
- Một máy tính đang chạy hệ điều hành Windows* XP
- Một trong những bộ Intel® FPGA phát triển được hiển thị trong Bảng 1
- Một thẻ bộ điều hợp SLS HSMC-to-AMC
- Một bảng mạch mezzanine AMC Một Spectrium Digital Inc. Dual TMS320TCI6488 AMC
- Một Intel FPGA Download Cable
- Intel® Quartus® Prime bao gồm trình thiết kế nền tảng, chức năng SRIO IP, trình điều khiển Intel FPGA Download Cable mềm và Nios® II xử lý nhúng
- Nios II thiết kế nhúng (EDS)
- Phần mềm TI Code Composer Studio phiên bản 3.3
Hỗ trợ
Bạn có thể tìm kiếm các vấn đề đã biết và các giải pháp hỗ trợ kỹ thuật bằng cách truy cập Cơ sở dữ liệu kiến thức. Bạn cũng có thể truy cập Diễn đàn Cộng đồng Intel® để kết nối và thảo luận về các vấn đề kỹ thuật với những người dùng Intel FPGA khác.
Để biết các tài nguyên khác, hãy truy Intel® FPGA Tài nguyên Hỗ trợ .