Ví dụ thiết kế này bao gồm cả phần cứng và phần mềm. Phần cứng bao gồm lõi Nios® II/f với vector đặt lại chỉ vào bộ nhớ flash và vector ngoại lệ trỏ đến bộ nhớ DDR3. Hệ thống phần cứng cũng bao gồm Ethernet MAC ba tốc độ và một lõi truy cập bộ nhớ trực tiếp phân tán tập hợp (PDF) cho cả TX và RX.
Bạn có thể sử dụng thiết kế Ethernet tốc độ gấp ba để đánh giá điều khiển truy cập phương tiện Ethernet tốc độ gấp ba (MAC) hoặc sử dụng nó làm điểm khởi đầu cho thiết kế hệ thống Ethernet của riêng bạn. Thiết kế này hỗ trợ các bộ Intel® FPGA phát triển sau:
Thông số kỹ thuật thiết kế phần cứng
- Nios II/f lõi với mô-đun gỡ lỗi JTAG
- Bộ điều khiển DDR3 SDRAM
- Giao diện flash phổ biến (CFI) giao diện bộ nhớ flash
- MAC Ethernet tốc độ gấp ba
- JTAG UART
- Bộ tính giờ hệ thống
- Bộ tính giờ có độ phân giải cao
- Bộ đếm hiệu năng
- I/Os song song LED (PIOs)
- PIOs nút nhấn
- Thiết bị ngoại vi ID hệ thống
- TX/RX SGDMA
- Bộ nhớ trên chip
Sử dụng ví dụ thiết kế này
Việc sử dụng thiết kế này được điều chỉnh và tuân theo các điều khoản và điều kiện của Thỏa thuận cấp phép mẫu ® thiết kế Intel®.
Tải xuống các tệp zip phù hợp với bộ công cụ của bạn bên dưới.
Stratix IV:
- Tệp zip Ethernet tốc độ gấp ba 4SGX230 (14.1)
- Tệp zip Ethernet tốc độ gấp ba 4SGX230 (14.0)
- Tệp zip Ethernet tốc độ gấp ba 4SGX230 (13.1)
Cyclone III:
Lưu ý: Cyclone dòng thiết bị III không được hỗ trợ trong ACDS phiên bản 14.0 trở lên.
Liên kết liên quan
Để biết thêm thông tin, bạn cũng có thể tham khảo các liên kết dưới đây: