ID bài viết: 000098841 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 14/05/2024

Chúng ta có thể gặp phải những vấn đề gì với mô hình IBIS tín hiệu vi phân điện áp thấp (LVDS) cho Arria® 10 thiết bị?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Trong quá trình mô phỏng IBIS, bạn có thể gặp phải rằng VOD của các tín hiệu vi sai nằm ngoài phạm vi được thiết lập trong Bảng dữ liệu thiết bị Arria® 10 Bảng dữ liệu thiết bị 19 Thông số kỹ thuật tiêu chuẩn I/O vi sai cho Arria® 10 thiết bị. Vấn đề này có thể được nhìn thấy bằng cách sử dụng các mô hình IBIS tín hiệu vi phân điện áp thấp (LVDS) được tạo bởi người viết IBIS Phần mềm Quartus® Prime Pro Edition cũng như sử dụng các mô hình IBIS LVDS từ Arria® 10 Mô hình IBIS Bản sửa đổi 3.2 trở về trước, được tải xuống từ trang web của Intel®.

    Độ phân giải

    Để giải quyết vấn đề này, vui lòng đảm bảo rằng bạn đang sử dụng Arria® 10 IBIS Model Revision 3.3 trở lên, có thể tải xuống từ trang web của Intel®.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.