ID bài viết: 000098514 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 04/12/2024

Lỗi (14566): Bộ lắp không thể đặt 1 (các) thành phần ngoại vi do xung đột với các ràng buộc hiện có (1 IOPLL(s)).

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    Giao diện
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Lỗi fitter hiển thị bên dưới sẽ được nhìn thấy khi sử dụng Phần mềm Quartus® Prime Pro Edition phiên bản 24.1 khi đặt (các) chân đồng hồ tham chiếu hoặc chân RZQ vào một ngân hàng con khác với IP FPGA Agilex™ 5 MIPI D-PHY đã được đặt.

Lỗi (14566): Bộ lắp không thể đặt 1 (các) thành phần ngoại vi do xung đột với các ràng buộc hiện có (1 IOPLL(s)). Sửa các lỗi được mô tả trong thư con, và sau đó chạy lại Fitter. Cơ sở dữ liệu kiến thức FPGA cũng có thể chứa các bài viết với thông tin về cách giải quyết lỗi vị trí ngoại vi này. Xem lại các lỗi và sau đó truy cập Cơ sở dữ liệu kiến thức tại https://www.intel.com/content/www/vn/vi/support/programmable/kdb-filter.html và tìm kiếm số thông báo lỗi cụ thể này.

Lỗi (175001): Bộ lắp không thể đặt 1 IOPLL, nằm trong Thành phần Chung dphy_dut_dphy.

Độ phân giải

Để giải quyết vấn đề này, vui lòng đặt loại đầu vào đồng hồ tham chiếu không cân bằng trong Tệp Cài đặt Quartus® (.qsf) của bạn.

Dưới đây là ví dụ về gán bắt buộc cho Ví dụ thiết kế được tạo bởi IP FPGA Agilex™ 5 MIPI D-PHY.

set_instance_assignment -name PLL_REFCLK_INPUT_TYPE NOT_BALANCED -to *dphy_core_inst|clk_rst|pll_gen[*].iopll_wrap_inst|iopll_inst -entity ed_synth

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.