ID bài viết: 000097267 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 06/08/2024

Tại sao Agilex™ 7 FPGA thời gian hoạt động của liên kết PCIe cấu hình chuỗi M thông qua giao thức (CvP) vượt quá 120ms?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    Phần mềm lập trình FPGA Intel®

Windows® 10, 64-bit*

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do sự cố trong Quartus® Firmware, tiêu tốn nhiều thời gian hơn cho cấu hình, thời gian hoạt động của liên kết PCIe cho trường hợp sử dụng CVP của các thiết bị Agilex™ 7 M- Series AGM032 và AGM039 có thể vượt quá 120ms.

Độ phân giải

Sự cố này dự kiến sẽ được khắc phục trong Phần mềm Quartus® Prime Pro Edition 24.1.

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.