ID bài viết: 000095626 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 13/06/2024

Tại sao mô phỏng thiết kế IP FPGA Truyền trực tiếp Serial Lite III không thành công khi sử dụng Phần mềm Questa*- FPGA Edition phiên bản 2023.1?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Phiên bản FPGA Questa*-Intel®
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phần mềm Quartus® Prime Pro Edition phiên bản 23.2, bạn có thể quan sát thấy lỗi mô phỏng Verilog và VHDL đối với thiết kế IP FPGA Truyền phát trực tiếp Serial Lite III với Chế độ xung nhịp tiêu chuẩn cho các thiết bị Arria® 10 và Cyclone® 10 khi sử dụng phiên bản 2023.1 mới nhất của Phần mềm Questa*- FPGA Edition.

    Độ phân giải

    Để tránh lỗi mô phỏng này, bạn có thể sử dụng Phần mềm Questa*- FPGA Edition phiên bản 2022.4 trước đó.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC
    FPGA Intel® Cyclone® 10 GX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.