ID bài viết: 000093572 Loại nội dung: Lỗi in Lần duyệt cuối: 28/11/2023

Tại sao ví dụ thiết kế Intel® FPGA IP O-RAN không hỗ trợ trình mô phỏng Aldec Riviera cho thiết bị Intel Agilex® F-Tile trong Phần mềm Intel® Quartus® Prime Pro Edition v22.4 trở về trước?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do sự cố trong Phần mềm Intel® Quartus® Prime Pro Edition v22.4 trở về trước, ví dụ thiết kế Intel® FPGA IP O-RAN không hỗ trợ trình mô phỏng Aldec Riviera cho thiết bị Intel Agilex® (F-Tile).

Độ phân giải

Hiện tại không có giải pháp thay thế.
Sự cố này dự kiến sẽ được khắc phục trong bản phát hành trong tương lai của Phần mềm phiên bản Intel® Quartus® Prime Pro.

Các sản phẩm liên quan

Bài viết này áp dụng cho 5 sản phẩm

FPGA và FPGA SoC Intel® Agilex™ 7 Chuỗi F
FPGA Intel® Arria® 10 và FPGA SoC
FPGA Intel® Stratix® 10 GX
FPGA Intel® Stratix® 10 MX
FPGA Intel® Stratix® 10 TX

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.