ID bài viết: 000093229 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 03/04/2023

Lỗi (20054): Kênh < * > đã bật rsfec, < * > không phải là vị trí rsfec pháp lý, < * > là vị trí rsfec có thể.

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    CPRI Intel®
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do giới hạn của lõi CPRI Intel® FPGA IP, bạn có thể thấy thông báo lỗi ở trên nếu bạn sử dụng nhiều hơn một CPRI Intel® FPGA IP với chia sẻ RSFEC trong ô E-tile Intel® Stratix® 10 FPGA và Intel Agilex® 7 FPGA E-tile.

Độ phân giải

Để giải quyết vấn đề này, tránh sử dụng trình điều khiển CPRI Intel® FPGA IP chia sẻ RSFEC.

Một giải pháp khác là tạo và kết nối riêng cấu trúc MAC và PHY để IP PHY có thể chia sẻ một vị trí RS-FEC duy nhất.

Vấn đề này sẽ không được khắc phục trong bản phát hành tương lai của lõi Intel® FPGA IP CPRI.

 

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA và FPGA SoC Intel® Agilex™ 7
FPGA Intel® Stratix® 10 và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.