ID bài viết: 000092438 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 07/10/2022

Lỗi (272006): MGL_INTERNAL_ERROR: Cổng <altera_syncram_instance_hierarchy> inst altera_syncram_impl1|dffe inst ecc_addr_reg|d đã được chỉ định</altera_syncram_instance_hierarchy>

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phần mềm phiên bản Intel® Quartus® Prime Pro phiên bản 22.2 trở lên, bạn có thể thấy thông báo lỗi này trong quá trình biên dịch trong giai đoạn tổng hợp cho RAM hai cổng đơn giản khi sử dụng các cấu hình sau:

    · Thông device_family số = "Agilex"

    · Thông ram_block_type số = "M20K"

    · Thông enable_ecc số = "TRUE"

    · Thông address_aclr_b số = "ACLEAR"

    · Thông outdata_reg_b số = "CLOCK0/CLOCK1"

    · Chiều rộng x rộng là hơn 20480 bit (sử dụng nhiều hơn 1 M20K)

    · Không sử dụng tín hiệu bật đọc

     

     

    Độ phân giải

    Có bản vá để khắc phục sự cố này cho phiên bản phần mềm Intel® Quartus® Prime phiên bản Pro 21.4 và 22.2

    Tải xuống và cài đặt các bản vá từ các liên kết sau:

    Đối với Intel® Quartus® Prime phiên bản Phần mềm Pro phiên bản 21.4:

    Đối với Intel® Quartus® Prime phiên bản Phần mềm Pro phiên bản 22.2:

    Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 22.3.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Intel® Agilex™ FPGA và SoC FPGA

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.