ID bài viết: 000091814 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 20/06/2023

Tại sao liên kết của tôi không xuất hiện khi tôi sử dụng mô-đun quang 400G trong thiết kế Intel Agilex® 7 FPGA I-Series F của tôi?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Đối với bộ thu phát Intel Agilex® 7 FPGA F-Tile FGT cao hơn thiết kế 50G PAM4, để khả năng thích ứng thành công khi sử dụng các mô-đun quang 400G cho vòng lặp lại, bạn cần đặt chế độ phương tiện thành VSR/Cáp quang.

    Độ phân giải

    Để giải quyết vấn đề này, hãy tham khảo set_media_mode xử lý trong tệp .tcl sau:

    ttk_helper_fgt_eth.tcl


    Để đặt chế độ phương tiện thành VSR/Cáp quang, hãy làm theo các bước sau:

    1. Đối với các kênh logic từ 0 đến 15, 0xFFFFC[1:0] giá trị trả lại cho biết vị trí thực của kênh logic 0. Nếu giá trị trả lại là 2'b00, điều đó có nghĩa là kênh logic 0 nằm trong làn vật lý 0. 2'b01 có nghĩa là kênh logic 0 nằm trong làn vật lý 1, 2'b10 có nghĩa làn vật lý 2 và 2'b11 có nghĩa làn vật lý 3. Giá trị trả lại này áp dụng cho tất cả 16 kênh logic.
    2. 0x1FFFFC[1:0] giá trị trả lại cho biết vị trí thực của kênh logic 1.
      0x2FFFFC[1:0] giá trị trả lại cho biết vị trí thực của kênh logic 2.
      ...
      0x8FFFFC[1:0] giá trị trả lại cho biết vị trí thực của kênh 8 logic.
    3. Đối với Ch0 ~ Ch3, làm theo các bước sau:
      a) Ghi 0x14a(lane_number)64 để giải quyết các vấn 0x9003C.
      b) Địa chỉ nhận 0x90040 cho đến bit 14 = 0 và bit 15 = 1.
      c) Ghi 0x142(lane_number)64 để giải quyết các vấn 0x9003C.
      d) Địa chỉ nhận 0x90040 cho đến bit 14 = 0 và bit 15 = 0.

      Nếu bạn muốn chuyển về mặc định, hãy làm theo các bước sau:
      a) Ghi 0x10a(lane_number)64 để giải quyết các vấn đề 0x9003C
      b) Địa chỉ nhận 0x90040 cho đến bit 14 = 0 và bit 15 = 1.
      c) Ghi 0x102(lane_number)64 để giải quyết các vấn 0x9003C.
      d) Địa chỉ nhận 0x90040 cho đến bit 14 = 0 và bit 15 = 0.
    4. Đối với Ch4 ~ Ch7, làm theo các bước sau:
      a) Ghi 0x14a(lane_number)64 để giải quyết các vấn 0x49003C.
      b) Địa chỉ nhận 0x490040 cho đến bit 14 = 0 và bit 15 = 0.
      c) Ghi 0x142(lane_number)64 để giải quyết các vấn 0x49003C.
      d) Địa chỉ nhận 0x490040 cho đến bit 14 = 0 và bit 15 = 1.

      Nếu bạn muốn chuyển về mặc định, hãy làm theo các bước sau:
      a) Ghi 0x10a(lane_number)64 để giải quyết các vấn 0x49003C.
      b) Địa chỉ nhận 0x490040 cho đến bit 14 = 0 và bit 15 = 1.
      c) Ghi 0x102(lane_number)64 để giải quyết các vấn 0x49003C.
      d) Địa chỉ nhận 0x490040 cho đến bit 14 = 0 và bit 15 = 0.

    Sự cố này đã được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 22.3.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 3 sản phẩm

    Bộ phát triển Intel® Agilex™ Chuỗi I
    Trình điều khiển Cáp tải xuống FPGA Intel®
    FPGA và FPGA SoC Intel® Agilex™ 7

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.