ID bài viết: 000091739 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 12/09/2023

Tại sao thiết kế SDI II Intel® FPGA IP Đa tốc độ (lên đến 12G-SDI) không hoạt động khi hợp nhất cả chế độ đơn giản TX và RX trong cùng một kênh với thiết bị Intel Agilex® 7?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Giao diện
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phần mềm Intel® Quartus® Prime Pro Edition phiên bản 22.2 với bản vá 0.06 được cài đặt, thiết kế F-tile SDI II Intel® FPGA IP Đa tốc độ (lên đến 12G-SDI) sẽ không hoạt động khi hợp nhất cả chế độ đơn giản TX và RX trong cùng một kênh.

    Sự cố này không ảnh hưởng đến thiết kế HD-SDI, 3G-SDI và Tốc độ gấp ba (lên đến 3G-SDI) với cả chế độ đơn giản TX và RX trong cùng một kênh.

    Độ phân giải

    Để khắc phục sự cố này, làn TX và RX phải được tách thành hai kênh khác nhau khi sử dụng chế độ đơn giản TX và RX trong thiết kế đa tốc độ.

    Sự cố này dự kiến sẽ được khắc phục trong bản phát hành trong tương lai của Phần mềm phiên bản Intel® Quartus® Prime Pro.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    Intel® Agilex™ FPGA và SoC FPGA

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.