ID bài viết: 000090367 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 08/04/2022

Thông tin(20325): LỖI ASSERTION: Param HMC HMC_3DS_REF2REF_DLR phạm vi (0, 127): giá trị hiện tại là <value></value>

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Giao diện bộ nhớ ngoài IP FPGA Intel® Stratix® 10
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Bạn có thể thấy thông báo sau trong Phiên bản Phần mềm phiên bản Intel® Quartus® Prime Pro phiên bản 21.1 trở lên khi nâng cấp Giao diện bộ nhớ ngoài được tạo trước đó Intel® Stratix® phiên bản IP FPGA 10 có độ rộng ID Chip > 0 (3DS).

    Thông báo này xuất hiện vì người dùng đã nhập một tRFC_DLC trị trong IP bất hợp pháp.

    Thông tin(20325): LỖI ASSERTION: Mã HMC_3DS_REF2REF_DLR HMC hết phạm vi (0, 127): giá trị hiện tại là < giá trị>

    Độ phân giải

    Để tránh thông báo lỗi này, hãy nhập một giá trị tRFC_DLR pháp lý trong Giao diện bộ nhớ ngoài Intel® Stratix® IP FPGA 10.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.