ID bài viết: 000089153 Loại nội dung: Lỗi in Lần duyệt cuối: 13/01/2022

Tại sao IP FPGA 25G Ethernet Intel® Stratix® 10 với IEEE 1588 và RS-FEC đôi khi không đạt được độ chính xác của dấu thời gian là +/-5 ns?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP FPGA Intel® Ethernet 25G
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phần mềm phiên bản Intel® Quartus® Prime Pro v21.3 trở lên, bạn có thể thấy dấu thời gian RX được dịch chuyển bởi 4 chu kỳ đồng hồ cho các gói tin có hiển thị SOP gần dấu chỉnh RS-FEC.

    Do đó, dấu thời gian được tạo ra sẽ có lỗi chính xác khoảng 10 ns.

    Sự cố này xảy ra khi cả IEEE 1588 và RS-FEC đều được bật trong 25G Ethernet Intel® Stratix® 10 FPGA sở hữu trí tuệ (IP).

    Độ phân giải

    Không có giải pháp khắc phục vấn đề này trong Phần mềm Intel® Quartus® Prime phiên bản Pro v21.3 và cũ hơn.

    Sự cố này đã được khắc phục bắt đầu từ phiên Intel® Quartus® Mềm Prime Pro phiên bản v21.4.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.