ID bài viết: 000088028 Loại nội dung: Lỗi in Lần duyệt cuối: 18/04/2022

Tại sao IP nguồn Intel® FPGA HDMI 2.1 xuất ra phân cực VSYNC và HSYNC sai?

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Do sự cố bắt đầu từ Phiên bản Phần mềm Intel® Quartus® Prime Pro phiên bản 19.4, bạn có thể thấy IP nguồn Intel® FPGA HDMI 2.1 trong đầu ra chế độ TMDS không chính xác độ phân cực VSYNC và HSYNC.

    • Sự cố này chỉ ảnh hưởng đến IP nguồn Intel® FPGA HDMI 2.1 trong chế độ TMDS.

    • Sự cố này không ảnh hưởng đến IP nguồn Intel® FPGA HDMI 2.1 trong chế độ FRL hoặc IP nguồn HDMI 2.0 Intel® FPGA

    Lưu ý: HDMI 2.1 được bật khi cài đặt Hỗ trợ FRL = 1 trong khi bật HDMI 2.0 khi cài đặt Hỗ trợ FRL = 0.

     

     

    Độ phân giải

    Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 21.4.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 2 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC
    FPGA Intel® Stratix® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.