Sự cố quan trọng
Do sự cố bắt đầu từ Phiên bản Phần mềm Intel® Quartus® Prime Pro phiên bản 19.4, bạn có thể thấy IP nguồn Intel® FPGA HDMI 2.1 trong đầu ra chế độ TMDS không chính xác độ phân cực VSYNC và HSYNC.
-
Sự cố này chỉ ảnh hưởng đến IP nguồn Intel® FPGA HDMI 2.1 trong chế độ TMDS.
-
Sự cố này không ảnh hưởng đến IP nguồn Intel® FPGA HDMI 2.1 trong chế độ FRL hoặc IP nguồn HDMI 2.0 Intel® FPGA
Lưu ý: HDMI 2.1 được bật khi cài đặt Hỗ trợ FRL = 1 trong khi bật HDMI 2.0 khi cài đặt Hỗ trợ FRL = 0.
Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 21.4.