ID bài viết: 000087074 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 26/02/2018

Lỗi: alt_eth_ultra_40_0.e40_rx_pll_kr4: "Tần số VCO thực tế" (gui_vco_frequency) "625.0" hết hạn: "0.0", "600.0"

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • IP FPGA Intel® 40G Ethernet Độ trễ thấp cho Arria® 10 và Stratix® V
  • 40G 100G Ethernet Độ trễ thấp
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Sự cố quan trọng

    Mô tả

    Do vấn đề với phần mềm Intel® Quartus® Prime phiên bản 17.0 trở lên, khi tạo lõi IP 40-GbE Độ trễ thấp với tùy chọn "Bật KR4" được chọn, lỗi sau sẽ xảy ra:

    Lỗi: alt_eth_ultra_40_0.e40_rx_pll_kr4: "Tần số VCO thực tế" (gui_vco_frequency) "625.0" hết phạm vi: "0.0", "600.0".

    Độ phân giải

    Lỗi này có thể được đánh lửa một cách an toàn. Lõi IP vẫn được tạo ra và vận hành chính xác.

    Sự cố này đã được khắc phục trong bản cập Intel® Quartus® Prime phiên bản cập nhật 17.0 1.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.