ID bài viết: 000086834 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 29/01/2018

Tại sao tín hiệu không được mmr_slave_readdatavalid hủy xác nhận khi truy cập vào thanh ghi MMR ECC?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
    Giao diện bộ nhớ ngoài IP FPGA Intel® Stratix® 10
    Giao diện bộ nhớ ngoài IP FPGA Intel® Arria® 10
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Khi bạn truy cập thanh ghi ECC Intel Stratix® 10 hoặc Intel Arria® 10 MMR, tín hiệu mmr_slave_readdatavalid sẽ không hủy hiển thị sau khi được xác nhận.

Độ phân giải

Mở tệp \synth\altera_emif_io_hmc_ecc_mmr.v và thêm các dòng được chỉ báo bởi // MÃ MỚI (như minh họa bên dưới) cho tệp 10'h080/10'h081/10'h082/10'h090/10'h091/10'h092/10'h093/10'h094 registers.

10'h080:
Bắt đầu
reg_clr_intr reg_clr_mr_rdata                    
nếu (int_slave_write)
Bắt đầu
reg_wrpath_pipeline_en reg_ecc_code_overwrite reg_enable_auto_corr reg_enable_rmw reg_enable_dm reg_enable_ecc Cuối
                   
nếu (int_slave_read)
Bắt đầu
int_slave_rd_data {(CFG_MMR_DATA_WIDTH - 11){1'b0}},
reg_wrpath_pipeline_en,
reg_ecc_code_overwrite,
reg_enable_auto_corr,
cfg_ecc_in_protocol,
cfg_data_rate,
reg_enable_rmw,
reg_enable_dm ,
reg_enable_ecc
};
int_slave_rd_data_valid Cuối
khác // MÃ MỚI
bắt đầu // MÃ MỚI
int_slave_rd_data_valid end // MÃ MỚI


Cuối

Vấn đề này được lên lịch sẽ được khắc phục trong bản phát hành phần mềm Intel Quartus® Prime trong tương lai.

 

Các sản phẩm liên quan

Bài viết này áp dụng cho 2 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC
FPGA Intel® Arria® 10 và FPGA SoC

1

Nội dung trên trang này là sự kết hợp giữa bản dịch của con người và máy tính của nội dung gốc bằng tiếng Anh. Nội dung này được cung cấp để thuận tiện cho bạn và chỉ cung cấp thông tin chung và không nên dựa vào là đầy đủ hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa phiên bản tiếng Anh của trang này và bản dịch, phiên bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.