ID bài viết: 000086807 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 24/05/2021

xmelab: *F,CUMSTS: Chỉ thị thời gian bị thiếu trên một hoặc nhiều mô-đun.

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • Giao diện bộ nhớ ngoài IP FPGA Intel® Stratix® 10
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Phiên bản Phần mềm Intel® Quartus® Prime Pro phiên bản 21.1, bạn có thể thấy thông báo lỗi này trong khi mô phỏng Ví dụ thiết kế giao diện Intel FPGA IP băng thông cao với trình mô phỏng Cadence* Xcelium*.

    Độ phân giải

    Để giải quyết vấn đề này trong phần mềm Intel® Quartus® Prime Phiên bản Pro phiên bản 21.1, hãy làm theo các bước dưới đây:

    1. Truy cập /sim/ed_sim/sim/xcelium/
    2. Mở xcelium_setup.sh với trình chỉnh sửa văn bản ưa thích của bạn
    3. Xác định vị trí dòng 'USER_DEFINED_ELAB_OPTIONS' và thêm tùy chọn 'thời gian 1ps/1ps'. Sau khi chỉnh xcelium_setup.sh, dòng 'USER_DEFINED_ELAB_OPTIONS' sẽ trông như sau: USER_DEFINED_ELAB_OPTIONS="-timescale 1ps/1ps"
    4. Thực thi ./xcelium_setup.sh

    Sự cố này được khắc phục bắt đầu với phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 21.3.

     

     

     

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Stratix® 10 MX

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.