ID bài viết: 000086657 Loại nội dung: Xử lý sự cố Lần duyệt cuối: 13/12/2016

Tại sao suy luận RAM của tôi không thành công cho Stratix thiết kế 10?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Trong phần mềm Quartus® Prime phiên bản Pro, bạn có thể thấy rằng RAM được suy ra là M20K trong Stratix® V hoặc Arria® 10 không được suy ra trong Stratix 10 vì một trong các lý do sau:

  • Stratix 10 không hỗ trợ RAM xung mạch kép Cổng kép (TDP) thực
  • Stratix 10 không hỗ trợ RAM TDP chiều rộng hỗn hợp
  • Stratix 10 không hỗ trợ hành vi "dữ liệu cũ" hỗn hợp cổng đọc trong khi ghi (RDW) cho RAM TDP
  • Stratix 10 chỉ hỗ trợ RAM cổng kép (SDP) chiều rộng hỗn hợp với tỷ lệ 1:2 và 1:4 (không hỗ trợ 1:8, 1:16 và 1:32)

 

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.