Do sự cố trong Nền tảng Tham chiếu Bộ Phát triển FPGA Arria® 10 GX (a10_ref), bạn có thể thấy một số lỗi khi mở board.qsys và tạo hệ thống Qsys của mình.
Ví dụ về thông báo lỗi:
Lỗi: board.pipe_stage_host_ctrl.m0: alt_pr.avmm_slave không thể ở 0xcfb0 (0xcf80 hoặc 0xcfc0 chấp nhận được)
Lỗi: board.pipe_stage_host_ctrl.m0: version_id.s (0xcfc0.. 0xcfc3) chồng lên nhau alt_pr.avmm_slave (0xcfb0.. 0xcfef)
Để giải quyết vấn đề này, bạn có thể thay đổi địa chỉ của alt_pr.avmm_slave bằng Qsys và sau đó áp dụng sửa đổi tương tự cho linux64/driver/hw_pcie_constants.h với trình chỉnh sửa văn bản.
Ví dụ: bạn có thể 0xcf00 địa chỉ của alt_pr.avmm_slave.
Vấn đề này được lên lịch sẽ được khắc phục trong bản phát hành tương lai của Intel® FPGA SDK cho OpenCL™.