ID bài viết: 000086530 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 19/06/2017

Lỗi: board.pipe_stage_host_ctrl.m0: alt_pr.avmm_slave không thể ở 0xcfb0 (0xcf80 hoặc 0xcfc0 chấp nhận được)

Môi Trường

  • Intel® Quartus® Prime Phiên bản Pro
  • SDK FPGA Intel® cho OpenCL™
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Mô tả

    Do sự cố trong Nền tảng Tham chiếu Bộ Phát triển FPGA Arria® 10 GX (a10_ref), bạn có thể thấy một số lỗi khi mở board.qsys và tạo hệ thống Qsys của mình.

    Ví dụ về thông báo lỗi:

    Lỗi: board.pipe_stage_host_ctrl.m0: alt_pr.avmm_slave không thể ở 0xcfb0 (0xcf80 hoặc 0xcfc0 chấp nhận được)
    Lỗi: board.pipe_stage_host_ctrl.m0: version_id.s (0xcfc0.. 0xcfc3) chồng lên nhau alt_pr.avmm_slave (0xcfb0.. 0xcfef)

    Độ phân giải

    Để giải quyết vấn đề này, bạn có thể thay đổi địa chỉ của alt_pr.avmm_slave bằng Qsys và sau đó áp dụng sửa đổi tương tự cho linux64/driver/hw_pcie_constants.h với trình chỉnh sửa văn bản.

    Ví dụ: bạn có thể 0xcf00 địa chỉ của alt_pr.avmm_slave.

     

    Vấn đề này được lên lịch sẽ được khắc phục trong bản phát hành tương lai của Intel® FPGA SDK cho OpenCL™.

    Các sản phẩm liên quan

    Bài viết này áp dụng cho 1 sản phẩm

    FPGA Intel® Arria® 10 và FPGA SoC

    Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.