ID bài viết: 000086472 Loại nội dung: Cài đặt & Thiết lập Lần duyệt cuối: 06/12/2018

Tại sao cấu FPGA cấu hình (pha 2) bị lỗi trên thiết kế SoC HPS Boot Intel® Stratix® 10 của tôi?

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Sự cố quan trọng

Mô tả

Do sự cố trong Phiên bản Phần mềm Intel® Quartus® Prime Pro phiên bản 18.1, cấu hình giai đoạn 2 của kết cấu FPGA từ HPS như một phần của luồng khởi động HPS đầu tiên trên các thiết bị SoC Intel Stratix® 10 có thể bị lỗi khi chạy từ u-boot hoặc Linux cho dung lượng lớn . Tệp RBF.

Độ phân giải

Bản vá 0.19 cho phiên Intel® Quartus® Prime Phiên bản Phần mềm Pro phiên bản 18.1 có sẵn để khắc phục sự cố này. Tải xuống và cài đặt bản vá từ các liên kết sau, biên dịch lại Intel Quartus phần mềm Prime phiên bản Pro của bạn và tạo lại tập tin lập trình:

Điều này đã được sửa trong Phần mềm Intel Quartus Prime Phiên bản Pro v18.1.1

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA SoC Intel® Stratix® 10 SX

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.