ID bài viết: 000086350 Loại nội dung: Thông báo lỗi Lần duyệt cuối: 12/01/2018

Lỗi nội bộ: Hệ thống con: CCLK, Tập tin: /quartus/periph/cclk/cclk_gen7_router_callbacks.cpp, Dòng: 349

Môi Trường

    Intel® Quartus® Prime Phiên bản Pro
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Mô tả

Do có vấn đề trong Bản cập nhật Phần mềm Phiên bản Pro Intel® Quartus® Prime phiên bản 17.1 trở lên, bạn có thể thấy lỗi nội bộ này trong quá trình đặt thiết kế Intel® Stratix® 10 FPGA chứa nhiều tên miền đồng hồ.

Lỗi nội bộ có thể xảy ra khi một thiết kế chứa nhiều tên miền đồng hồ không đồng bộ, chưa được tuyên bố là không đồng bộ trong tệp Hạn chế Thiết kế Synopsys (.sdc).
 

Độ phân giải

Để giải quyết vấn đề này, hãy đảm bảo rằng tất cả các tên miền xung nhịp không đồng bộ được tuyên bố là không đồng bộ bằng cách sử dụng lệnh set_clock_groups đồng bộ.

Ví dụ:
set_clock_groups -không đồng bộ -nhóm [get_clocks ] -nhóm [get_clocks ]

 

Vấn đề này được lên lịch sẽ được giải quyết trong bản phát hành trong tương lai của Phiên bản Phần mềm Intel Quartus Prime Phiên bản Pro.

Các sản phẩm liên quan

Bài viết này áp dụng cho 1 sản phẩm

FPGA Intel® Stratix® 10 và FPGA SoC

1

Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.